Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/87725
標題: 一個二階的連續時間型三角積分類比數位轉換器使用九位元迴授
A 2nd-order Continuous-Time Delta-Sigma Modulator ADC with 9-bit Feedback
作者: 吳俊逸
Jun-Yi Wu
指導教授: 陳信樹
Hsin-Shu Chen
關鍵字: 類比至數位轉換器,連續時間型三角積分調變器,不匹配整型,誤差迴授,連續漸進式暫存器,
analog-to-digital converter,continuous-time delta-sigma modulator,mismatch shaping,error feedback,successive-approximation-register,
出版年 : 2023
學位: 碩士
摘要: 本論文提出一個適用於多位元量化器及高解析迴授之連續時間三角積分調變類比至數位轉換器的系統架構。這個提出的架構相比於傳統的方法得以大幅提高迴授之解析度。使用高解析度迴授使得穩定性提升,並降低對於放大器線性度的要求及所需的功耗,且降低時脈抖動的敏感性。
本論文實作了一個使用九個位元整體迴授的連續時間三角積分調變類比至數位轉換器。提出的由主動式電阻電容構成基於比例積分控制器的迴路濾波器、混合式切換的電阻式數位至類比轉換器、及一個最佳化指叉間距之金屬-氧化層-金屬電容,得以實現有效率的實現一個高解析度位元的連續漸進式暫存器之量化器,藉此達成低消耗功率。
此晶片製作於台積電28奈米CMOS標準製程。占用有效面積為0.063平方毫米。此調頻器轉換器在每秒四十百萬次的取樣速度下,於一點二五百萬赫茲的頻寬內量測到訊號對雜訊失真比與動態範圍分別為74.9 dB與76.4 dB,整體只從一個0.9伏的電壓消耗0.36毫瓦的功率,達到Schreier與Walden品質因數分別為170.4 dB與32.2 fJ/conversion-step。
This thesis proposes a system architecture of continuous-time (CT) delta-sigma modulator (DSM) ADC, suitable for multi-bit quantizer (QTZ) and high-resolution feedback. The proposed architecture can significantly increase the feedback resolution compared to the conventional methods. The employment of high-resolution feedback in CT DSM improves stability, reduces the linearity requirements and power consumption of the amplifiers, and mitigates clock jitter sensitivity.
A CT DSM ADC utilizing 9-bit feedback is presented. The proposed active-RC proportional-integrator-based loop filter, hybrid switching resistor-DAC, and an optimized metal-oxide-metal capacitor allow for an efficient design of highly multi-bit CT DSM, thereby achieving low power consumption.
The prototype chip is fabricated in TSMC 28nm CMOS process and occupies an active area of 0.063mm2. Clocked at 40 MHz, the modulator measures a 74.9 dB SNDR and 76.4 dB dynamic range (DR) within a 1.25 MHz bandwidth while consuming only 0.36 mW from a single 0.9V supply, achieving a FOMS and FOMW of 170.4 dB and 32.2 fJ/conversion-step., respectively.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/87725
DOI: 10.6342/NTU202300712
全文授權: 同意授權(限校園內公開)
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-111-2.pdf
授權僅限NTU校內IP使用(校園外請利用VPN校外連線服務)
7.01 MBAdobe PDF檢視/開啟
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved