請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/58108
標題: | 基於FPGA容量與頻寬限制之管線工作的加速方法 The Acceleration of Pipeline Workloads under the FPGA Area and Bandwidth Constraints |
作者: | Wei-Ning Huang 黃偉寧 |
指導教授: | 郭大維(Tei-Wei Kuo) |
關鍵字: | 異質運算系統,FPGA,管線工作,加速器, heterogeneous computing,FPGA,pipeline workload,accelerator, |
出版年 : | 2014 |
學位: | 碩士 |
摘要: | 本文的動機來自於異質運算技術的進步以及現實應用中對於各種工作負載加速的強烈要求。對於執行在 FPGA 上的管線的工作,本文提出了一套系統化的方法來配置每個管線工作階段的硬體資源,並在 FPGA 記憶體頻寬的限制下,最小化所有管線工作階段中執行時間的最大值。對於這個問題,我們提出了一個演算法並證明其解法為最佳解,並在一個真實的平台上實做了此演算法。在我們的實驗中,以此方法實做在 FPGA 上的一個影像濾波器,其效能可以分別超越 CPU、 GPU 和基準FPGA 達 460%、 73%和 1030%。我們另外也對於擁有更多資源的 FPGA 裝置進行了深入的模擬,以證明此方法的擴充性。 This work is motivated by the advance of heterogeneous computing and the strong demands of workload acceleration in practice. By considering pipeline workloads over FPGA, this thesis explores a systematic methodology to configure the hardware instances of each pipeline stage such that the maximum of the execution time of each stage is minimized, where FPGA allocation with the memory bandwidth constraint is considered. For the target problem, an algorithm is proposed and proved being optimal, and a real implementation study is conducted. In the experimental study, an image filter FPGA implementation can outperform the CPU, GPU, and baseline FPGA solutions by 460%, 73%, and 1030%, respectively. Extensive simulations were also conducted with a large FPGA size to show the scalability of this work. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/58108 |
全文授權: | 有償授權 |
顯示於系所單位: | 資訊工程學系 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-103-1.pdf 目前未授權公開取用 | 1.25 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。