請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/51813
標題: | 針對雙軌非同步電路的兩組圖樣可測試設計與自動測試圖樣產生 DFT and ATPG of Two-pattern Tests for Dual-rail Asynchronous Circuits |
作者: | Ying-Hsu Wang 王英旭 |
指導教授: | 李建模(Chien-Mo Li) |
關鍵字: | 非同步電路,雙軌邏輯,可測試設計,自動測試圖樣產生器,兩組圖樣測試, Asynchronous circuits,Dual-rail logic,Design for testability,Automatic test pattern generation,Two-pattern tests, |
出版年 : | 2015 |
學位: | 碩士 |
摘要: | 由於有許多狀態保持元素存在於非同步電路,許多錯誤需要兩組圖樣測試。本論文提出一個針對雙軌非同步電路的兩組圖樣測試技術。我們的可測試設計是根據一個完全掃描且無需時脈的雙軌掃描技術(DR-scan)。為了降低測試時間,我們選擇一個最小集合的測試配置。如果有多於一個選擇測試配置,我們需要將掃描栓鎖器分割成多條掃描鍊。為了使用兩組圖樣測試,我們利用頂點著色來分隔電路。使用本文提出的測試技術,我們可以使用傳統完全掃描的自動測試圖樣產生器去產生高測試涵蓋率的兩組圖樣測試。實驗結果顯示,平均而言,我們的測試技術可以使許多非同步電路達到高於92%的測試涵蓋率。 Due to many state-holding elements in asynchronous circuits, many faults need two-pattern tests. This thesis presents a two-pattern test methodology for dual-rail asynchronous circuits. Our design for testability (DFT) is based on a full-scan, clock-less, Dual-rail scan (DR-scan) technique. To reduce test time, we choose a minimum set of selected test configurations. If there are more than one selected test configuration, we need to split scan latches into multiple scan chains. To apply two-pattern tests, we partition the circuit using vertex coloring. With our methodology, we can apply traditional full-scan automatic test pattern generation (ATPG) to generate two-pattern tests with high test coverage. Experimental results show our methodology can achieve higher than 92% average test coverage for various asynchronous circuits. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/51813 |
全文授權: | 有償授權 |
顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-104-1.pdf 目前未授權公開取用 | 4.36 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。