請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/49864
標題: | 在FPGA上實作NTRU Prime密碼系統 An FPGA implementation of the NTRU Prime Cryptosystem |
作者: | Hsuan-Chu Liu 劉軒竹 |
指導教授: | 鄭振牟(Chen-Mou Cheng) |
關鍵字: | 美國國家標準暨技術研究院,FPGA實作,多項式乘法,後量子密碼學,NTRU,NTRU Prime, NIST,FPGA implementation,polynomial multiplication algorithm,post-quantum cryptography,NTRU,NTRU Prime, |
出版年 : | 2020 |
學位: | 碩士 |
摘要: | 現在,量子計算機即將成為現實,傳統的密碼系統將逐漸變得不安全。因此,後量子密碼系統日漸重要。並且,如何有效地實現後量子密碼系統同樣重要。有效率的後量子密碼系統可以在較短的時間內完成相同安全級別的加密,換言之,它也可以在相同的時間內獲得較高的安全級別。本篇論文將NTRU Prime密碼系統以FPGA實現。此外,本篇論文也在FPGA上有效率的實作多項式乘法(金鑰封裝和解封裝中最耗時的運算) Now that quantum computers are about to become a reality, traditional cryptosystems will gradually become insecure. Therefore, it is important to have a post-quantum cryptosystem. And, how to efficiently implement the post-quantum cryptosystem is equally important. The efficient post-quantum cryptosystem can complete the encryption of the same security level in a faster time, in other words, it can also get a higher security level in the same amount of time. In this paper, the NTRU Prime cryptosystem is implemented on the FPGA. Furthermore, low-complexity polynomial multiplication, the most time-consuming operation in the key encapsulation/decapsulation algorithm, are proposed to implement efficiently on FPGA. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/49864 |
DOI: | 10.6342/NTU202003012 |
全文授權: | 有償授權 |
顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
U0001-1108202021465700.pdf 目前未授權公開取用 | 1.8 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。