Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
    • 指導教授
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/43037
標題: 單元級晶片驗證最佳化
Optimization of Block Level Chip Verification
作者: Yen-Po Liu
劉彥伯
指導教授: 郭斯彥
關鍵字: 晶片驗證,乘法器,正規驗證,符號驗證,
Verification,multiplier,equivalent checking,symbolic simulation,formal verification,
出版年 : 2009
學位: 碩士
摘要: 晶片驗證在晶片設計流程中扮演一個不可或缺的角色,拜半導體產業的技術與晶片設計的計密程度,驗證的工作變成是一個龐大問題與挑戰,通常晶片驗證工程師使用一種證明相同的方式下來驗證片,驗證由晶片設計師所設計出來的晶片與驗證工程師所設計出來的程式是否相同是一個非常大的挑戰,由於晶片設計師所使用的語言是低階的硬體描述語言,驗證工程師所使用的為高階的程式語言,所以唯一的克服方法為將兩種設計轉換成一種最低階的表示方式,將驗證工程師的設計轉換成低階的表示方式後在與原工程師所設計的硬體比較,通常我會將兩種設計轉換成低階的表示方式後,將他們合併在一起,去比較他們兩者之間的輸出是否相等,我們可以使用SAT引擎去解決相等的問題。
在本篇論文中我們將討論從高階的表示法轉換成低階的表示法之中的關係,與效能上的問題,不同的結構與不同的表示方式將導致有不同的效能,目的是找出最佳的結構以利於在提升驗證上面的速度。
IC verification plays an important role in the design flow  and becomes a difficult work with the rising complexity of modern IC designs. Among all methods, equivalence checking is a commonly adopted approaching in IC verification. However, checking the equivalence of a system-level model and RTL design is a major challenge, since the system-level model is written in high level statement, while RTL model is written in the low level description, the challenges can only be overcome with a combination of bit-level and word-level reasoning techniques. For the system-level model, it’s need to translate to the word-level or bit-level representation and check the functionally of both RTL model and system-level model. Another equivalence checking approach, it’s usually combined those RTL model and system-level model in the word-level or bit level representation into a circuit. We use the SAT engine to solve the equivalence problem.
In this disquisition, we had discussed the relationship between the system-level model and bit-level representation, and difference architecture of the bit-level implementation cause different performance.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/43037
全文授權: 有償授權
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-98-1.pdf
  未授權公開取用
351.32 kBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved