Skip navigation

DSpace

機構典藏 DSpace 系統致力於保存各式數位資料(如:文字、圖片、PDF)並使其易於取用。

點此認識 DSpace
DSpace logo
English
中文
  • 瀏覽論文
    • 校院系所
    • 出版年
    • 作者
    • 標題
    • 關鍵字
    • 指導教授
  • 搜尋 TDR
  • 授權 Q&A
    • 我的頁面
    • 接受 E-mail 通知
    • 編輯個人資料
  1. NTU Theses and Dissertations Repository
  2. 電機資訊學院
  3. 電子工程學研究所
請用此 Handle URI 來引用此文件: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/29443
標題: 高速注入鎖定突發式時脈資料回復電路
High-Speed Injection-Locking Burst-Mode Clock and Data Recovery Circuit
作者: Ming-Chung Liu
劉明忠
指導教授: 李致毅(Jri Lee)
關鍵字: 時脈資料回復電路,突發式,注入鎖定,
Clock and Data Recovery,Burst-Mode,Injection-locking,
出版年 : 2007
學位: 碩士
摘要: 我們提出一個採用注入鎖定技術的二十億位元每秒突發式時脈資料回復電路,其可在低功率消耗之下達到高速操作。此電路利用產生與資料速率相同的頻率成分,達到鎖定兩級電感電容震盪器的效果。另外使用一個參考鎖相迴路達到頻率監測的效果,使壓控震盪器的自振頻率與資料速率有良好的匹配。此時脈資料回復電路採用九十奈米互補金氧半電晶體製程製作,其可以達到,在使用231-1偽隨機二進制序列連續模式操作,以及突發模式的操作之下,達到小於10-9之位元錯誤率。晶片面積為0.8 mm X 1.2 mm,且在1.5 V電壓操作下消耗 175 mW。
A 20-Gb/s clock and data recovery circuit incorporates injection-locking technique to achieve high-speed operation with low power dissipation. The circuit creates spectral line at the frequency of data rate and injection-locks two cascaded LC oscillators. A frequency-monitoring mechanism is employed to ensure a close matching between the VCO natural frequency and data rate. Fabricated in 90-nm CMOS technology, this circuit achieves a bit error rate of less than 10-9 in both continuous (PRBS of 231-1) and burst modes while consuming 175 mW from a 1.5-V supply.
URI: http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/29443
全文授權: 有償授權
顯示於系所單位:電子工程學研究所

文件中的檔案:
檔案 大小格式 
ntu-96-1.pdf
  未授權公開取用
2.62 MBAdobe PDF
顯示文件完整紀錄


系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。

社群連結
聯絡資訊
10617臺北市大安區羅斯福路四段1號
No.1 Sec.4, Roosevelt Rd., Taipei, Taiwan, R.O.C. 106
Tel: (02)33662353
Email: ntuetds@ntu.edu.tw
意見箱
相關連結
館藏目錄
國內圖書館整合查詢 MetaCat
臺大學術典藏 NTU Scholars
臺大圖書館數位典藏館
本站聲明
© NTU Library All Rights Reserved