請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/19089
標題: | 具有校正頻寬之全數位資料回復電路 An All-Digital Clock and Data Recovery Circuit with Bandwidth Calibration |
作者: | Yu-Syuan Du 杜昱璇 |
指導教授: | 劉深淵(Shen-Iuan Liu) |
關鍵字: | 全數位資料回復電路,資料回復電路,抖動傳遞頻寬, Digital clock and data recovery circuit,clock and data recovery circuit,jitter transfer bandwidth, |
出版年 : | 2016 |
學位: | 碩士 |
摘要: | 這篇論文的主題為提出一個具有校正頻寬之9.5Gb/s全數位資料回復電路。此論文提出一種校正頻寬的機制,使得當輸入資料密度變動時頻寬固定。此全數位資料回復電路使用28奈米製程製做。晶片面積為0.065毫米平方。在電源1.05伏特下消耗的功率為33毫瓦。量測到的回復時脈方均根抖動為2.25ps。 This thesis describes the design and implementation of an all-digital clock and data recovery circuit (ADCDR) with bandwidth calibration for 9.5 gigabit/s operation. The proposed architecture achieves constant jitter transfer bandwidth independent of data transition density. This ADCDR is fabricated in 28-nm CMOS technology. Its active area is 0.065mm2 and the power is 33mW from a supply of 1.05 V. The integrated RMS jitter is 2.25ps for PRBS7. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/19089 |
DOI: | 10.6342/NTU201602687 |
全文授權: | 未授權 |
顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-105-1.pdf 目前未授權公開取用 | 1.98 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。