請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/17610
標題: | 部分解離絕緣體上矽金氧半元件模型考慮
背閘極偏壓效應之直流分析 DC Analysis of PD SOI NMOS Device Considering Back Gate Bias Effect |
作者: | Ping-Yuan Chuang 莊秉原 |
指導教授: | 郭正邦 |
關鍵字: | 絕緣體上矽,閘極偏壓效應, SOI,Back Gate Bias Effect, |
出版年 : | 2013 |
學位: | 碩士 |
摘要: | 本篇論文探討了部分解離絕緣體上矽N型金氧半元件模型考慮背閘極偏壓效應之直流分析。由於潛埋氧化層的結構,部分解離絕緣體上矽金氧半元件的行為在加上背閘極偏壓效應後將會大大地不同於沒有加上背閘極偏壓的時候。第一章先簡介絕緣體上矽金氧半元件及其元件之特性,並且比較部分解離絕緣體上矽和完全解離絕緣體上矽之間的差異。第二章說明了考慮正背閘極偏壓效應的部分解離絕緣體上矽N型金氧半元件飽和區電流傳導機制與等效模型。第三章對於部分解離絕緣體上矽N型金氧半元件在飽和區之背閘極偏壓效應與相關交互作用進行探討。第四章則是結論及未來展望。 The thesis reports DC analysis of PD SOI NMOS device considering back gate bias effect. Due to the buried oxide structure, the back gate bias effect of the PD SOI CMOS devices may be quite different from the devices with no back-gate bias. Chapter 1 gives a brief introduction about SOI CMOS devices and the scaling trends, including the comparison of the difference between the PD SOI and the FD SOI CMOS devices. Chapter 2 describes current conduction mechanism and equivalent circuit of the PD SOI NMOS device in saturation region considering the positive back gate bias effect. Chapter 3 discusses some relative effect of the PD SOI NMOS device in saturation region considering the back gate bias effect. Chapter 4 is conclusion and future work. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/17610 |
全文授權: | 未授權 |
顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-102-1.pdf 目前未授權公開取用 | 4.01 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。