搜尋
新增篩選器:
使用篩選器讓結果更精確。
第 1 到 2 筆結果,共 2 筆。
- 上一個
- 1
- 下一個
符合的文件:
出版年 | 標題 | 作者 | 系所 |
---|---|---|---|
2011 | 使用抑制時脈抖動技術鎖相回路之設計與實作 Design and Implementation of A Low Noise Phase-Locked Loop with Jitter Suppression Technique | Bang-Zao Liou; 劉邦灶 | 電子工程學研究所 |
2007 | 適用於315/433/868/915 MHz ISM頻帶之分數型頻率合成器 A Fractional-N Frequency Synthesizer for 315/433/868/915 MHz ISM Bands | Fang-Ting Lee; 李昉亭 | 電子工程學研究所 |
探索
系所
- 2 電子工程學研究所
學位
- 2 碩士
關鍵字
- 1 pll,phase-locked loop,frequency s...
- 1 pll,phase-locked loop,frequency s...
- 1 pll,phase-locked loop,frequency s...
- 1 pll,phase-locked loop,frequency s...
- 1 pll,phase-locked loop,frequency s...
- 1 pll,phase-locked loop,frequency s...
- 1 pll,phase-locked loop,frequency s...
- 1 pll,phase-locked loop,low jitter
- 1 鎖相回路
- 1 鎖相回路,低時脈抖動
- 下一頁 >
全文授權
- 2 未授權