請用此 Handle URI 來引用此文件:
http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/41927
標題: | 液晶顯示器源極驅動器晶片上升時間以及下降時間測試的可測試性設計 A DfT Technique for Rise Time and Fall Time Testing of LCD Source Driver IC |
作者: | Chih-He Lin 林志和 |
指導教授: | 李建模(Chien-Mo Li) |
關鍵字: | 可測試性設計,源極驅動器晶片,上升時間,下降時間, DfT,Source driver,rise time,fall time, |
出版年 : | 2008 |
學位: | 碩士 |
摘要: | 本篇論文提出了一個薄膜電晶體液晶顯示器源極驅動器晶片的可測試性設計,此可測試性設計可以量測輸出頻道的上升下降時間以及電壓偏差。所提出的可測試性設計在晶片上輸出頻道同時做電壓的比較,如此一來可大量減少測試機台所需要的輸入輸出針腳。根據模擬的結果可知,電壓偏差測試的準確度為2mV,上升下降時間測試的準確度為100ns。所提出的技術節省了數百個輸入輸出針腳,以及降低了百分之四十的測試時間。雖然增加了百分之十的面積成本,但可測試性設計建構在切割線上,並不會對原先的設計有所影響。源極驅動器晶片以及可測試性設計均以0.18μm的製程技術設計並且完成。 This thesis presents a DFT technique to measure the rise/fall time and the offset of TFT-LCD source driver IC. The proposed DFT performs on-chip voltage comparison in parallel so the required number of tester channels <pins> is greatly reduced. According to simulation results, the accuracy of offset testing is 2mV and the rise/fall tine testing is 100ns. The proposed technique saves hundreds of I/O pins and reduces the total test time by 40%. Although the area penalty is 10%, the DFT circuitry is implemented on the scribe line so it is non-intrusive to the original design. The DFT has been implemented on an industrial design in 0.18μm technology. |
URI: | http://tdr.lib.ntu.edu.tw/jspui/handle/123456789/41927 |
全文授權: | 有償授權 |
顯示於系所單位: | 電子工程學研究所 |
文件中的檔案:
檔案 | 大小 | 格式 | |
---|---|---|---|
ntu-97-1.pdf 目前未授權公開取用 | 18.08 MB | Adobe PDF |
系統中的文件,除了特別指名其著作權條款之外,均受到著作權保護,並且保留所有的權利。